AMD 锐龙 7000 桌面处理器架构公布:5nm Zen4 核心 + 6nm I / O 核心,集成核显

5 月 23 日信息,在本日的台北电脑展展前公布会上,AMD 扼要说明了 AMD 锐龙 7000 处分器的架构,该系列处分器将在今秋公布。

中文国外打听到,AMD 锐龙 7000 处分器堪称接纳了环球首个 5nm 处分器焦点,其中 CPU 焦点仍旧接纳小芯片设计,应用 5nm 工艺;I / O 焦点接纳了斩新6nm 工艺,集成了 RDNA2 核显、DDR5、PCIe 5.0 掌握器,官方称其接纳了低功耗架构。

AMD 吐露,Zen 4 将每个 CPU 内核将有1MB 的二级缓存,是上代的两倍。此外,AMD 的指标是更高的频率,官方目前仅鼓吹非常大加速“5GHz+”。在苏姿丰展现的演示视频中,AMD 的预制造 16 核锐龙 7000 处分器可到达5.5GHz 以上。

由于缓存、架构 (IPC) 和频率的提升,AMD 鼓吹新一代处分器单线程性能进步了 15% 以上。此后果来自于预制造的 16 核锐龙 7000 与老款旗舰 R9 5950X 的 Cinebench R23 跑分。

AMD 还吐露 Zen 4 / 锐龙 7000 处分器将增长AI 加速指令。

在功率方面,AMD 显露锐龙7000 将以更高的 TDP 运行,官方新的 AM5 领域可完成170 瓦的 TDP 的 CPU 运行,高于目前非常大 105W。

您可能还会对下面的文章感兴趣: